上拉电阻上拉电阻是通过一个电阻将不确定信号箝位在高电平,同时起到限流的作用。上拉电阻一般是电路中一端接电源一端接芯片引脚的电阻,下拉电阻一般是一端接芯片引脚一端接地的电阻。上拉是通过一个电阻将不确定信号箝位在高电平,这个电阻还起到限流的作用。同理,往下拉。它还通过电阻将不确定信号箝位在低电平。
上拉电阻的作用1、当TTL电路驱动CMOS电路时,如果电路的输出高电平低于CMOS电路的最低高电平(一般为3.5伏),那么就需要在TTL的输出端连接上拉电阻来提高输出高电平。
2、OC门电路必须使用上拉电阻来提高输出的高电平值。
3、为了增强输出引脚的驱动能力,一些单片机引脚经常使用上拉电阻。
4、在CMOS芯片上,为了防止静电造成的损坏,不用的管脚可以不要被挂断。通常,连接上拉电阻是为了降低输入阻抗并提供负载释放路径。
5、芯片管脚增加了拉出电阻,提高了输出电平,从而提高了芯片输入信号的噪声容限,增强了抗干扰能力。
6、提高总线的抗电磁干扰能力,引脚悬空时更容易接受外界电磁干扰。
7、长线传输中电阻不匹配容易造成反射波干扰,加、拉电阻为电阻匹配,有效抑制反射波干扰。
上拉电阻原理数字电路上电初期,由于输出状态的高电平和低电平是不确定的,为了使电路状态正确,需要上拉或下拉电阻来稳定不确定的电路状态。
上拉电阻就是把电阻接到电源的状态口。简单来说就是在这个点上加一个高电压,店铺的电位就上升了。下拉电阻是指电阻接负极,也有数字接地的情况。当输入端口的信号因电路形式不同而发生变化时,这种变化会反馈到输出端口,使输出端口得到一种状态,这种状态本应已经完成。但是此时输入端口没有信号,输出端口还是这个状态。
上拉电阻的典型电阻电路共享
图2-119显示了上拉电阻电路。这是数字电路中的反相器。当低电平没有输入到反相器的输入Ui时,上拉电阻R1可以使反相器的输入保持在稳定的高电平状态,从而防止可能的低电平干扰导致反相器误动作。
如果没有上拉电阻R1,反相器的输入端会悬空,外界的低电平干扰很容易从输入端加到反相器中,导致反相器向高输出电平方向翻转。
连接上拉电阻R1后,当电源电压为5V时,上拉电阻R1一般取值在4.7-10k之间。上拉电阻R1使输入端处于高电平状态,没有足够的低电平触发,逆变器不会翻转,从而达到抗干扰的目的。
标签:电阻高电平状态